# Optimització de processadors (4): Super-pipeline & Super-escalars

- Els primers microprocessadors (anys 1970s) estan basats en arquitectures Von Neumann. Amb l'evolució de la tecnologia van fent-se més complicats però sempre amb aquesta arquitectura. Són processadors purament CISC.
- A inicis dels 1980s sorgeixen els primers microprocessadors RISC (arquitectura Harvard, *pipeline*). Hi ha un entusiasme inicial pels RISC.
- Posteriorment convicció que en dissenys RISC avantatge amb inclusió de característiques CISC i viceversa.
- Resultat: Avui dia, dissenys RISC (PowerPC) no són RISC "purs"\* i els d'origen CISC recents (Pentium), incorporen característiques RISC.

\*S'ha de fer notar que existeixen processadors CISC purs i RISC purs, però no solen ser processadors de gama molt molt alta, sinó per usos o mercats més específics.



De fet, fins i tot la terminologia es confusa de vegades. Per exemple, l'acrònim RISC vol dir "processador amb un conjunt d'instruccions reduït". Però al mercat podem trobar processadors CISC amb un conjunt d'instruccions més reduït que el de alguns RISC.

Hi ha altres paràmetres que ens permeten caracteritzar millor si un processador és RISC o CISC. En principi, es consideren típiques RISC les característiques següents:

- Longitud única d'instrucció.
- Nombre petit de modes de direccionament de memòria (típicament <5).</li>
- No s'usa direccionament indirecte, perquè s'ha de fer un accés extra a memòria per aconseguir un operand.
- No hi ha operacions que combinin accés a memòria amb càlculs aritmètics. Per exemple: suma des de memòria, suma a memòria.
- No es direcciona més d'un operand de memòria per instrucció.
- Implementar un gran nombre de registres.
- Operacions Load/Store no suporten alineament arbitrari de dades.
- Un nombre màxim d'usos de la unitat de gestió de memòria (MMU) d'una direcció de dada en cada instrucció



# Processador Super-pipeline

- Aprofita el fet de que moltes etapes realitzen tasques que requereixen menys de la meitat d'un cicle de clock.
- Es multiplica (per n, sent n el número de subdivisions que es fan de cada etapa) la freqüència de rellotge. Així es poden realitzar n tasques en 1 cicle de rellotge extern.
- El nombre d'etapes en que es divideix indica el grau.
- Augmenta el nombre d'stalls (però també són més curts).



# Processador Super-Escalar

- Implementació super-escalar és l'arquitectura en que més d'una instrucció (aritmètica entera, punt flotant,..) poden iniciar la seva execució simultàniament i executar-se de manera independent.
- El concepte és diferent al de les etapes d'un *pipeline*. Als escalars les instruccions comencen simultàniament amb recursos independents.
- Bàsicament, tindrem vàries unitats d'execució a les quals enviem a l'hora vàries instruccions.
- En principi, amb aquestes arquitectures es poden aconseguir CPI<1. tenint en compte, a més, que és una tècnica compatible amb la del pipeline.

- L'arquitectura super-escalar és propera a l'estructura RISC però pot ser implementada també en processadors CISC.
- Els processadors super-escalars actuals processen entre 2 i 6 instruccions a la vegada
- Tenint en compte que amb aquests processadors (superescalars + pipeline) executarem més instruccions simultàniament, és fàcil imaginar que els problemes que vàrem estudiar als pipeline ara es multiplicaran:
  - Més problemes de dependencies de dades.
  - Augmenten també els problemes dels salts condicionals.
  - I en general augmentarà el nombre d'stalls

- Hem de pensar que per que un processador escalar sigui funcional, s'han d'introduir elements nous. Per exemple, abans d'enviar una instrucció a una unitat d'execució s'ha de verificar que no necessita dades que encara no es disposen, que la unitat i els recursos necessaris estan disponibles...
- D'això s'encarrega una/es nova/es unitat/s que es diu/en:
  - Unitat de Schedulling-Dispatch.
- A més, els busos han de ser més amples per poder subministrar instruccions i dades a totes les unitats.
  - Mida gran de bus de sistema.

# Pipeline, Super-Pipeline i Super-Escalar



- Si pensem en un processador super-escalar de 2 unitats d'execució (i *pipeline*) podem pensar que podríem aconseguir CPI=0,5 (o millor dit CPI→0,5).
- A més, com que la tecnologia ha millorat molt, no hi ha cap inconvenient per implementar més unitats d'execució (UE) en paral·lel. Si posem 3 UE vol dir que CPI→1/3, amb 4 UE tindríem CPI→1/4...
- Si pensem que un 80486 tenia del ordre de 1.250.000 transistors, i que avui en dia es poden fer xips amb més de mil milions de transistors:
  - Perquè no fem processadors amb mil UE en paral·lel?
- Tecnològicament és factible i aconseguiríem: CPI→1/1.000

# Problema de la Unitat de Schedulling-Dispatch

- Com hem dit, la unitat de *Dispatch* (hardware) s'encarrega de distribuir les instruccions entre les diferents UE.
- El disseny de la unitat de *Dispatch* és força complex, i molt costós (en àrea) especialment en un processador amb moltes unitats d'execució.
- És evident, que quantes més UE tinguem en paral·lel més problemes de dependencies tindrem i per tant més complexa haurà de ser la unitat de *dispatch*. De fet, la seva complexitat augmenta exponencialment amb el nombre d'unitats d'execució.
- Això fa que no sigui factible fer processadors amb moltes

# Solució al problema de la Unitat de Dispatch

Amb la intenció de solucionar el problema de la complexitat de la unitat de *dispatch*, van sorgir els processadors VLIW.

# **VLIW:** (Very Long Instruction Word)

- Processador amb n unitats d'execució.
- Longitud d'instrucció llarga (centenars de bits) dividida en n subinstruccions (tantes com UE), especificant moltes operacions que s'executen de forma síncrona i simultània.
- El compilador decideix a quina unitat d'execució va cada subinstrucció (*trace schedulling*).
- Implica: + temps de compilació temps d'execució.
- El codi de programa generat, ocupa més que en processador super-escalar.

#### Ex:

Una instrucció VLIW pot contenir 2 operacions amb enters, 2 amb punt flotant, dos referències a memòria i un salt

- Si cada camp té una longitud entre 16 a 24 bits la longitud de la instrucció serà entre 112 a 168 bits
- És evident, que hi haurà problemes de dependència al codi original, que ha de solucionar el compilador. Què farà?:
  - Quan sigui possible reordenarà\* les instruccions (subinstruccions de la instrucció VLIW).
  - Quan no sigui possible, introduirà instruccions Noop.
- També introduirà instruccions Noop, com a subinstruccions, quan una unitat d'execució estigui ocupada.

<sup>\*</sup> Sempre que es canvia l'ordre original de les instruccions, es diu que es fa una execució fora d'ordre (out of order execution).

# Limitacions dels processadors VLIW

- Una de les limitacions és l'ample del bus per transmetre les instruccions VLIW.
- L'altre gran limitació és que aquests processadors no són efectius per tasques genèriques. Són efectius només per tasques molt simètriques (si no, les dependències solen ser moltes i generen molts "stalls").
- Les tasques per les que són més eficaços els processadors VLIW són les de multimèdia. A aquestes aplicacions, es sol fer el mateix càlcul per moltes dades diferents (gestionar una pantalla, un fitxer de vídeo o àudio...).
- Això fa que encara que no ens siguin molt coneguts, si que són molt utilitzats a equips multimèdia (lectors i gravadors de DVD, MP3, MP4...).

Com hem vist, existeixen molts tipus de processadors, amb diferents arquitectures, nivells de complexitat, i cada un amb les seves aplicacions i mercat:

- Amb arquitectura Von Neumann, o Harvard.
- Amb pipeline.
- Super-Escalars.
- VLIW.
- CISC-RISC...

Volem fer una classificació de forma que puguem emmarcar tots els possibles tipus de processadors.

BARCELONA

# Classificació de Flynn (1966)

En realitat, no és pròpiament una classificació de processadors sinó de computadors.

Aquesta clasificació està basada en la relació entre instruccions i dades, i estableix els 4 possibles tipus:

- SISD Una instrucció, un flux de dades
- SIMD Una instrucció, múltiples dades
- MISD Múltiples instruccions, un flux de dades
- MIMD Múltiples instruccions, múltiples flux dades.

Els processadors actuals tenen diversos tipus d'instruccions. Per ex. el Pentium 4, Atlhon, Core 2, Phenom, Core i7... tenen instruccions SIMD i algunes SISD. Els multicore a més són també MIMD.

## **Processadors SISD**

# Single Instruction, Single Data Stream

- Un sol processador
- Un sol flux d'instruccions
- Les dades es guarden en una sola memòria



Cada instrucció fa una operació amb una dada (o dos segons els operands).

# Processadors SIMD

# Single Instruction, Multiple Data Stream

- Una sola instrucció controla la execució simultània i sincronitzada d'un número d'elements de procés.
- Cada instrucció és executada amb diferents conjunts de dades per diferents processadors o Unitats d'execució.
- Van molt bé per a processament paral·lel o vectorial.



Exemples d'instruccions d'aquests tipus són les MMX (per multimèdia) o les SSE<sub>i</sub>.

## Processadors MISD

# Multiple Instruction, Single Data Stream

 Varies unitats funcionals efectuen diferents operacions amb una sola dada.



•Els processadors amb *pipeline* es consideren d'aquest tipus. Encara que els puristes diuen que no ho són ja que la dada és diferent per a cada instrucció, tot i que al processador s'executen vàries instruccions simultàniament i només hi ha una dada a cada instant.

# Processadors MIMD

# Multiple Instruction, Multiple Data Stream

- Conjunt de Processadors, "Cores", o Unitats d'Execució.
- Simultàniament executa diferents sequències d'instruccions amb diferents conjunts de dades.
- Poden ser de memòria compartida o distribuïda.



Exemples de processadors d'aquest tipus són els *Multicore* i els *Multithreading*.

## TAXONOMIA de les ARQUITECTURES de PROCESSADORS



## Una mica d'Història d'Arquitectures

- 70's: Al 1971 es fabrica el primer microprocessador que va sortir al mercat. A mida que millora la tecnologia la tendència és suportar tanta funcionalitat com fos possible (CISC).
- 80's: S'implementen els primers processadors RISC. Es tendeix a considerar la trajectòria complerta d'aplicacions a Hardware amb anàlisi quantitativa sobre cost i prestacions (RISC) amb *pipeline* d'instruccions.
- 90's: Tendència un altre cop cap a processadors més complexos. Els grans avenços tecnològics amb desenvolupaments VLSI (*Very Large Scale of Integration*) possibiliten el disseny de processadors amb moltes unitats funcionals operant concurrentment. Processadors que exploten el Paral·lelisme a Nivell d'Instruccions (ILP: *Instruction Level Parallelism*). 2 classes de processadors ILP:
  - Superescalars i
  - VLIW



- Els processadors super-escalars usats a PCs i WSs esdevenen molt complexos degut al seu suport per gestionar (*issuing*) múltiples instruccions per cicle i execució especulativa.
- Les unitats de control i execució d'aquests processadors (Pentium Pro, MIPS R10000, PowerPC 620, HP 8000, i el Alpha 21264) esdevenen molt complexes, amb moltes etapes del *pipeline* i de control d'execució.
- 2000's: Continua la mateixa tendència. El gran increment de la densitat d'integració permet avançar en punts com la:
  - Integració de diversos nivells de caché al processador.
  - Implementació de tecnologies multi-fil (multithreading).
  - Implementació de més d'un Core al mateix xip.
- Això pel que es refereix als processadors "cars" i orientats a mercat de propòsit general d'altes prestacions, no adequats per sistemes "embedded" de baix cost.

- Els Processadors VLIW esquiven la lògica de control i decodificació complexa i el cost associat, al preu de no ser compatibles amb els seus predecessors, i no ser òptims per tasques genèriques.
- Els processadors VLIW tenen millors propietats d'escalabilitat. Són més flexibles i adaptables a funcions per aplicacions específiques.
- Bons candidats per sistemes *embedded* de baix cost i altes prestacions per aplicacions més específiques.
- Processadors VLIW interessants que han aparegut al mercat són:
  - Trimedia i Nexperia de Philips.
  - Mpact de Chromatic.
  - TMS320C6x de Texas Instruments.
- A més, existeixen milers de models de processadors de molts tipus diferents, pensats per múltiples aplicacions. Des de models extremadament senzills i econòmics, a alguns amb cert tipus de "perifèrics" incorporats molt especialitzats.







## **Pentium III**





## **INTEL IA-64**













## **MIPS R8000**





# Motorola MPC7455 (G4)



## **Intel Pentium D**



Presler



## **Intel Core 2**



Conroe



BARCELONA

#### **Intel Core i7** Nehalem 128 Entry 32 KB I-cache (4 way) ITLB (4 way) 8MB 128 bits Shared Inclusive 16B Pre-Decode, Fetch Buffer L3 Cache Instruction (16 way) Fetch Unit 18 Entry Instruction Queue 256 bits Arbiter to Simple Simple ucode ◀→ Uncore Decoder Decoder Decoder Decoder 🏎 4 μops **1** μορ - 1 μор 28 Entry uop LSD Buffer ±4 μops 256KB Register Alias Table and Allocator Private L2 Cache - L4 μops 4 μops (8 way) Retirement Register File 128 Entry Reorder Buffer (ROB) (Program Visible State)



## **Intel Core i7**



GT/s: gigatransfers per second





#### Pentium 4 pipeline.

Explicació Bàsica de cada etapa. Indica com es processen les instruccions als processadors Pentium 4:

- •TC Nxt IP: Trace cache next instruction pointer. Aquesta "etapa" mira al Branch Target Buffer (BTB) quina és la següent microinstrucció a executar. Aquest pas es fa en dues etapes del pipeline.
- •TC Fetch: Trace cache fetch. Carrega de la microinstrucció de la Trace Cache. També són 2 etapes.
- Drive: Envia la microinstrucció a processar al Resource Allocator i al circuits de Register Renaming.
- Alloc: Allocate. Comprova quins recursos de la CPU necessitarà la microinstrucció.
- **Rename**: Si la instrucció fa servir un dels 8 registres estàndards x86 serà *Renamed* en 1 dels 128 registres interns que hi ha al Pentium 4. Això triga 2 etapes.
- Que: Queue. Les microinstruccions es fiquen a les cues en funció del seu tipus (per exemple, integer o floating point). Estaran a la cua fins que hi hagi un slot del mateix tipus obert al Scheduler.
- **Sch**: Schedule. Les microinstruccions són Scheduled per ser executades d'acord al seu tipus (*integer, floating point, etc*). Aquí es reordenen les instruccions\*. Això triga 3etapes.
- **Disp**: *Dispatch*. Envia les microinstruccions a les seves corresponents UE. Això triga 2 etapes.
- RF: Register file. Es llegeixen els registres interns. Això triga 2 etapes..
- Ex: Execute. S'Executa la microinstrucció.
- Flgs: Flags. S'actualitzen els flags del microprocessador.
- Br Ck: Branch check. Comprova el salt pres pel programa és el mateix que el que es va predir.
- Drive: Envia els resultat d'aquesta comprovació al Branch Target Buffer (BTB) .

<sup>\*</sup>Before arriving to this stage, all instructions are in order, i.e. on the same order they appear on the program. At this stage, the scheduler re-orders the instructions in order to keep all execution units full. For example, if there is one floating point unit going to be available, the scheduler will look for a floating point instruction to send it to this unit, even if the next instruction on the program is an integer one. The scheduler is the heart of the out-of-order engine of Intel 7th generation processors.

